一、什麼是setup time和hold time,並畫出圖形。
二、寫出你對數字電路設計中速度和麪積的`理解。
三、latch與flip-flop的區別,並用verilog/vhdl寫出例子。
四、數字電路設計中如何提高頻率。
五、用verilog/vhdl編寫5-32譯碼器。
六,snat和dnat.
一、什麼是setup time和hold time,並畫出圖形。
二、寫出你對數字電路設計中速度和麪積的`理解。
三、latch與flip-flop的區別,並用verilog/vhdl寫出例子。
四、數字電路設計中如何提高頻率。
五、用verilog/vhdl編寫5-32譯碼器。
六,snat和dnat.